| Mode | Name | Size | |
|---|---|---|---|
| -rw-r--r-- | Balanced.agda | 9625 | logplain |
| -rw-r--r-- | Core.agda | 4306 | logplain |
| -rw-r--r-- | Directed.agda | 18848 | logplain |
| -rw-r--r-- | Equalities.agda | 18613 | logplain |
| -rw-r--r-- | FinRel.agda | 37762 | logplain |
| -rw-r--r-- | Looped.agda | 4898 | logplain |
![]() |
index : circuits | |
| Tiny circuits DSL | jacques@jacquescomeaux.xyz |
| aboutsummaryrefslogtreecommitdiff |
| Mode | Name | Size | |
|---|---|---|---|
| -rw-r--r-- | Balanced.agda | 9625 | logplain |
| -rw-r--r-- | Core.agda | 4306 | logplain |
| -rw-r--r-- | Directed.agda | 18848 | logplain |
| -rw-r--r-- | Equalities.agda | 18613 | logplain |
| -rw-r--r-- | FinRel.agda | 37762 | logplain |
| -rw-r--r-- | Looped.agda | 4898 | logplain |